# 第二章 ARM 体系结构







## 微处理器的体系结构

- 微处理器的五种体系结构:
  - ARM
  - MIPS
  - POWER PC
  - -X86
  - SH系列









课堂理论部分

- ✓ ARM处理器的体系结构
- ✓ ARM处理器的工作状态
- ✓ARM处理器的存储器格式
- ✓ ARM处理器的工作模式
- ✓ARM处理器的异常处理

编程模型



### 第二章 ARM体系结构



### ARM Ltd.的前世今生

- 1978, Cambridge Processing Unit: CPU
  - Christopher Curry和Herman Hauser
- 1979, Acorn Computers Ltd.
- 1985, RISC Computer, 32 bit, 6M处 理器
  - Acorn RISC Machine(ARM)
  - Advanced RISC Machine(ARM)
- 1990, ARM Computers Ltd.
  - 苹果: 150万英镑
  - VLSI: 25万英镑
  - Acorn: 150万英镑(IP) + 12 engineers





### ARM Ltd.的前世今生

- 成立于1990年11月
  - 前身为 Acorn计算机公司
  - Advance RISC Machine(ARM)
- ■主要设计ARM系列RISC处理器内核
- 授权ARM内核给生产和销售半导体的 合作伙伴
  - ARM 公司不生产芯片
  - **■** IP(Intelligence Property)
- 另外也提供基于ARM架构的开发设计 技术
  - 软件工具,评估板,调试工具,应用软件,
  - 总线架构,外围设备单元,等等







■ 2016年7月被日本软银集团以310亿美元收购



- ①ARM微处理器内核+②适当的外围电路=③ARM微处理器SOC芯片
  - ARM公司设计①
  - 由世界各大半导体生产商根据各自不同的应用领域加②
  - 生成基于ARM内核的微处理器SOC芯片③





#### 目前,全世界有几十家著名的半导体公司都使用ARM公司的授权









### 第二章 ARM体系结构





■体系结构就是指处理器的硬件和软件资源及其二者间的连接关系。

即硬件结构与指令集的组合。

■体系结构中的两个重要概念:

存储结构、指令集

- · 存储结构: 2种结构, 冯·诺依曼体系结构和哈佛体系结构
- · 指令集: 2种指令集, RISC和CISC



#### 早期冯·诺依曼体系结构模型



- 指令和数据共一个存储空间;
- 经由同一条总线传输;
- 某些指令只能顺序执行。

#### 哈佛体系结构



- 指令和数据独立存储;
- 经由互不相关的独立总线传输:
- 大多数指令都可以并行,提高运算速度。



#### 例如: 执行3条对存储器进行读写的指令



图 冯.诺曼结构处理器指令流的定时关系示意图



图 哈佛结构处理器指令流的定时关系示意图

CISC: 复杂指令集 (Complex Instruction Set Computer)

RISC: 精简指令集 (Reduced Instruction Set Computer)

例如: 计算a\*=b

CISC架构:

MUL ADDRA, ADDRB

RISC架构:

MOV A, ADDRA;

MOV B, ADDRB;

MULA, B;

STR ADDRA, A.



| 类别   | CISC                                            | RISC                            |
|------|-------------------------------------------------|---------------------------------|
| 指令系统 | 指令数量很多                                          | 较少,通常少于100                      |
| 执行时间 | 有些指令执行时间很长,如整块的存储器内容拷贝;或<br>将多个寄存器的内容拷贝到<br>存贮器 | 没有较长执行时间的指令                     |
| 编码长度 | 编码长度可变, 1-15字节                                  | 编码长度固定,通常为4个字节                  |
| 寻址方式 | 寻址方式多样                                          | 简单寻址                            |
| 操作   | 可以对存储器和寄存器进行<br>算术和逻辑操作                         | 只能对寄存器执行算术和逻辑操作, Load/Store体系结构 |
| 编译   | 难以用优化编译器生成高效<br>的目标代码程序                         | 采用优化编译技术,生成高效<br>的目标代码程序        |

--更适合通用机

-----更适合专用机



#### ARM微处理器采用RISC指令集,其特点:

- 低功耗、低成本、高性能;
- 大量使用寄存器, 指令执行速度更快;
- 支持ARM/THUMB双指令集;
- 三/五级流水线;
- 绝大部分的操作就在寄存器中进行,通过LOAD/STORE的体系结构在内存和寄存器之间传递数据;
- 寻址方式简单;
- 指令长度固定。



■ ARM体系结构共定义了9个版本,版本号分别为V1-V9。 带来结构和功能的改善和提高。

| 体系结构 | ARM内核版本                                                |  |  |
|------|--------------------------------------------------------|--|--|
| v1   | ARM1                                                   |  |  |
| v2   | ARM2                                                   |  |  |
| v2a  | ARM2aS、ARM3                                            |  |  |
| v3   | ARM6、ARM600、ARM610、ARM7、ARM700、ARM710                  |  |  |
| v4   | Strong ARM、ARM8、ARM810                                 |  |  |
| v4T  | ARM7TDMI、ARM720T、ARM740T、ARM9TDMI、 ARM920T、ARM940T     |  |  |
| v5TE | ARM9E-S、ARM10TDMI、ARM1020E                             |  |  |
| v6   | ARM11、ARM1156T2-S、ARM1156T2F-S、ARM1176JZF-S、ARM11JZF-S |  |  |
| v7   | ARM Cortex-M、ARM Cortex-R、ARM Cortex-A                 |  |  |
| v8   | Cortex-A53/57、Cortex-A72等                              |  |  |



| Previous                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | Armv6                                          |          | Armv7                                            | Armv8                                                     |                           |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------|----------|--------------------------------------------------|-----------------------------------------------------------|---------------------------|
| Armv5                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | Armv6                                          |          | Armv7-A                                          | Armv8-A                                                   |                           |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                | 4        | Cortex-A17<br>Cortex-A15                         | Cortex-A73 Cortex-A75 Cortex-A76<br>Cortex-A57 Cortex-A72 | High performance          |
| Arm968E-S<br>Arm946E-S<br>Arm926EJ-S                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | Arm11MPCore<br>Arm1176JZ(F)-S<br>Arm1136J(F)-S | Cortex-A | Cortex-A9<br>Cortex-A8                           | Cortex-A53 Cortex-A55                                     | High<br>efficiency        |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                |          | Cortex-A7<br>Cortex-A5                           | Cortex-A35<br>Cortex-A32                                  | Ultra high<br>efficiency  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                | Cortex-R | Armv7-R                                          | Armv8-R                                                   |                           |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | Arm1156T2(F)-S                                 |          | Cortex-R8<br>Cortex-R7<br>Cortex-R5<br>Cortex-R4 | Cortex-R52                                                | Real time                 |
| Armv4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | Armv6-M                                        |          | Armv7-M                                          | Armv8-M                                                   | High                      |
| Arm7TDMI<br>Arm920T                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | Σ                                              |          | Cortex-M7                                        |                                                           | performance               |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | Cortex-M0+                                     |          | Cortex-M4<br>Cortex-M3                           | Cortex-M33 Cortex-M35P                                    | Performance<br>efficiency |
| and the latest and th | Cortex-M0+<br>Cortex-M0                        |          |                                                  | Cortex-M23                                                | Lowest power and area     |







- □ Version 1 Acorn RISC, 26-bit address, never used in product
- □ Version 2 multiplication and co-processor, <u>atomic load/store</u>
- □ Version 3 32-bit address, CPSR, and SPSR
  - T Thumb state: 16-bit instruction execution.
  - M long multiply support (32 x 32 => 64 or 32 x 32 + 64 => 64).
- □ Version 4 half-word load and store
- □ Version 5 improved Thumb, additional instructions (count leading 0's, SW breakpoint, etc.)
  - E enhanced DSP instructions including saturated arithmetic operations and 16-bit multiply operations
  - J support for new Java state, offering hardware and optimized software acceleration of bytecode execution.



- □ Version 6 SIMD media processing, enhanced exception handling, overhaul of the memory system architecture
- □ Version 7
  - Thumb-2 variable length instruction set
  - TrustZone two virtual processors backed by hardware based access control
  - Jazelle-RCT (ThumbEE)- supports ahead-of-time (AOT) and just-in-time (JIT) compilation
  - Neon advanced 128-bit SIMD
  - Other extensions: MPE (multiprocessing), VE (virtualization), LPAE (large physical address), VFP (vector floating-point)
  - Profiles (A, M, R)
- □ Version 8 a fundamental change with AArch64 instruction set



### ARM系列产品命名规则(旧)

#### ARM920T什么意思?



<sup>\*</sup> jazelle 是 ARM 的 java extension



### 命名的含义(ARM 926EJ-S ARM920T?)

| 标志 | 含义             | 说明                                                     |
|----|----------------|--------------------------------------------------------|
| T  | 支持Thumb指令集     | Thumb指令集版本1: ARMv4T                                    |
|    |                | Thumb指令集版本2: ARMv5T                                    |
|    |                | Thumb-2: ARMv6T                                        |
| D  | 片上调试           |                                                        |
| M  | 支持长乘法          | 32位乘32位得到64位,32位的乘加得到64位                               |
| I  | Embedded ICE   | In circuit emulation(支持片上断点和调试点)                       |
| Е  | DSP指令          | 增加了DSP算法处理器指令: 16位乘加指令, 饱和的带符号数的加减法, 双字数据操作, cache预取指令 |
| J  | Java加速器Jazelle | 提高java代码的运行速度                                          |
| S  | 可综合            | 提供VHDL或Verilog语言设计文件                                   |



### ARM系列产品命名规则(新)





- Intel
- Texas Instrument
- Samsung Semiconductor
- Freescale
- Philips Semiconductor
- Qualcomm
- Atmel
- Circus Logic
- 华为中心正购买ARM芯核,设计自主版权专用芯片



### 第二章 ARM体系结构



- 数据类型:字(Word),半字(half-Word),字节(Byte)
- 处理器工作状态: ARM, THUMB
- 存储器格式: 大小端格式
- ■工作模式:7种
- ■寄存器组:31个通用寄存器和6个状态寄存器
- ■异常处理

#### ■ 数据类型:

- · 字节型数据(Byte): 数据宽度为8bits;
- · 半字数据类型(Halfword):数据宽度为16bits,存取时一般要求2字节对齐;
- · 字数据类型(Word):数据宽度为32bits,存取时一般要求4字节对齐。

· 在v6架构之前,数据访问都必须把访问地址进行对齐,没有对齐的地址会导致"数据中止"异常。



· ARM v6架构添加了新的硬件来支持未对齐的数据访问。



- □ARM体系结构所支持的最大寻址空间为4GB(232字节)
  - > 每个数据4字节
  - 4个字节如何存放?





□ ARM体系结构可以用两种方法存储字数据(存储结构), 称之为大端 格式和小端格式。



- □ 最高有效字节(MSB:Most Significant Byte)放内存低地址(A)。
- □ 最低有效字节(LSB:Least Significant Byte)放内存高地址(A+3)。
- □ 最低地址是该数据的地址(A)。





- □ 最高有效字节(MSB:Most Significant Byte)放内存高地址(A+3)。
- □ 最低有效字节(LSB:Least Significant Byte)放内存低地址(A)。
- □ 最低地址是该数据的地址(A)。





## 第二章 ARM体系结构



### ARM微处理器的工作状态

- 大部分的ARM处理器都有两种指令集:
  - ✓ 32位的ARM指令集
  - ✓ 16位的Thumb指令集



- ARM的两种工作状态:
  - ✓ ARM状态:此时处理器执行32位的ARM指令;
  - ✓ Thumb状态:此时处理器执行16位的的Thumb指令。

- □THUMB指令是ARM指令的子集,用于兼容16位总线系统
- □可以相互调用, 只要遵循一定的调用规则
- □ Thumb指令与ARM指令的时间效率和空间效率关系为:
  - ▶ 存储空间约为ARM代码的60%~70%
  - ▶ 指令数比ARM代码多约30%~40%
  - ▶ 存储器为32位时ARM代码比Thumb代码快约40%
  - ▶ 存储器为16位时Thumb比ARM代码快约40~50%
  - ▶ 使用Thumb代码,存储器的功耗会降低约30%



|       | instruction | Size(Bytes) |
|-------|-------------|-------------|
| ARM   | 3           | 12          |
| Thumb | 4           | 8           |



## 状态切换方法

- □ ARM指令集和Thumb指令集均有切换处理器状态的指令,并可在两种工作状态 之间切换;
- □ 当操作数寄存器的状态位(位0)为1时,可以采用执行BX指令的方法,使微处理器从ARM状态切换到Thumb状态;
- □ 当操作数寄存器的状态位为0时,执行BX指令时可以使微处理器从Thumb状态切换到ARM状态。





- □ 在开始执行代码时,应该处于ARM状态。
- □ 在ARM状态和Thumb状态之间的切换并不影响处理器工作模式和寄存器组的内容。
- □ 在处理器进行异常处理时,无论处理器处于什么状态,都切换到ARM状态。

□ 当处理器处于Thumb状态时发生异常(如IRQ、FIQ、Undef、Abort、SWI等),则异常处理返回时,自动切换到Thumb状态。



## 第二章 ARM体系结构



### 处理器工作模式

# ARM

- ARM 有7个基本工作模式:
  - User: 用户模式。正常程序执行的模式。
    - 非特权模式, 大部分任务执行在这种模式。
  - FIQ: 快速中断模式。用于高速数据传输和通道处理。
    - 当一个高优先级(fast)中断产生时将会进入这种模式。
  - IRQ:外部中断模式。用于通常的中断处理。
    - 当一个低优先级(normal)中断产生时将会进入这种模式。
  - Supervisor: <u>管理模式</u>。供操作系统使用的一种保护模式。
    - ■当复位或软中断指令执行时将会进入这种模式。
  - Abort: 中止模式。用于虚拟存储及存储保护。
    - 当存取异常时将会进入这种模式。
  - Undef: 未定义模式。用于硬件协处理器的软件仿真。
    - ■当执行未定义指令时会进入这种模式。
  - System: 系统模式。运行具有特权级的操作系统任务
    - ■使用和User模式相同寄存器集的特权模式。



## 处理器工作模式

| 模式         | 描述                    | 分类            |
|------------|-----------------------|---------------|
| user       | ARM处理器正常的程序执行状态       | 非特权模式         |
| system     | 特权模式,与用户模式有相同寄存器      |               |
| FIQ        | 一个高优先级的快速中断产生时进入      |               |
| IRQ        | 一个低优先级的普通中断产生时进入      | 特权模式          |
| Undefined  | 用来处理未定义的指令            | 11 100 100 20 |
| Abort      | 用来处理内存访问异常            |               |
| Supervisor | 当复位或者软中断(SWI)指令被执行时进入 |               |

39v08 The ARM Architecture 47

非异常模式

异常模式







### 用户模式和特权模式



- □除用户模式外其他6种处理器模式称为特权模式。
- □ 特权模式下,程序可以访问所有的系统资源,也可以任意地进行处理器模式的 切换。
- □ 特权模式中,除系统模式外,其他5种模式又称为异常模式
- □ 大多数的用户程序运行在用户模式下,此时,应用程序不能够访问一些受操作 系统保护的系统资源,应用程序也不能直接进行处理器模式的切换。

□ 用户模式下, 当需要进行处理器模式切换时, 应用程序可以产生异常处理, 在 异常处理中进行处理器模式的切换。

## 模式切换

# ARM

- □ 处理器模式可以通过软件进行切换,也可以通过外部中断或者异常处理过程进行 切换。

  主动切换

  被动切换
- □ 当应用程序发生异常中断时,处理器进入相应的异常模式。在每一种异常模式下都有一组寄存器,供相应的异常处理程序使用。

□ 系统模式并不是通过异常进入的,它和用户模式具有完全一样的寄存器。但是系统模式属于特权模式,可以访问所有的系统资源,也可以直接进行处理器模式切换。它主要供操作系统任务使用。

问题: 在用户模式下,如何进入系统模式?

■处理器工作模式转换图





## 第二章 ARM体系结构



- 32 bit register
- load/store
- 31 general purpose register + 6 status register





#### ARM状态下的工作寄存器组

ARM state general registers and program counter

• r0~r15: 通用寄存器

✓ r13: 栈指针

✓ r14: 链接寄存器

✓ r15: 指针寄存器

• CPSR: 当前程序状态

寄存器

· SPSR: 保存的程序状

态寄存器

| System and User |
|-----------------|
| r0              |
| r1              |
| r2              |
| r3              |
| r4              |
| r5              |
| r6              |
| r7              |
| r8              |
| г9              |
| r10             |
| r11             |
| r12             |
| r13             |
| r14             |
| r15 (PC)        |
|                 |

CPSR



#### ARM状态下的工作寄存器组





#### ARM状态下的工作寄存器组





#### Thumb状态下的工作寄存器组

#### Thumb state general registers and program counter



#### Thumb state program status registers



= banked register

图: Thumb状态下的寄存器

### 总结



- ARM9微处理器共有37个32位寄存器,其中31个为通用寄存器,6个为状态寄存器。
- 但是这些寄存器不能被同时访问,具体哪些寄存器是可编程访问的,取决微处 理器的工作状态及具体的工作模式。
- 但在任何时候,通用寄存器R0~R14、程序计数器PC、一个或两个状态寄存器都是可访问的。

- □通用寄存器:通用寄存器包括R0~R15,可以分为三类:
  - ▶未分组寄存器R0~R7
  - ▶分组寄存器R8~R14
  - ▶程序计数器PC(R15)
- □状态寄存器:包括 CPSR 和 SPSR 二类。

### ▶ 未分组寄存器R0~R7(无影子寄存器)

- 在所有的运行模式下,R0~R7所对应 的物理寄存器都是相同的;
- 在工作模式切换时一般都需要对这几个寄存器进行保护。

#### ARM state general registers and program counter

| System and User | FIQ      | Supervisor | Abort    | IRQ      | Undefined |
|-----------------|----------|------------|----------|----------|-----------|
| r0              | r0       | r0         | r0       | r0       | r0        |
| r1              | r1       | r1         | r1       | r1       | r1        |
| r2              | r2       | r2         | r2       | r2       | r2        |
| r3              | r3       | r3         | r3       | r3       | r3        |
| г4              | r4       | г4         | r4       | r4       | r4        |
| r5              | r5       | r5         | r5       | r5       | r5        |
| r6              | r6       | r6         | r6       | r6       | r6        |
| r7              | г7       | r7         | r7       | r7       | r7        |
| r8              | r8_fiq   | r8         | r8       | r8       | r8        |
| r9              | r9_fiq   | r9         | r9       | r9       | r9        |
| r10             | r10_fiq  | r10        | r10      | r10      | r10       |
| r11             | r11_fiq  | r11        | r11      | r11      | r11       |
| r12             | r12_fiq  | r12        | r12      | r12      | r12       |
| r13             | r13_fiq  | r13_svc    | r13_abt  | r13_irq  | r13_und   |
| r14             | r14_fiq  | r14_svc    | r14_abt  | r14_irq  | r14_und   |
| r15 (PC)        | r15 (PC) | r15 (PC)   | r15 (PC) | r15 (PC) | r15 (PC)  |

#### ARM state program status registers

| CPSR | CPSR     | CPSR     | CPSR     | CPSR     | CPSR     |
|------|----------|----------|----------|----------|----------|
|      | SPSR_fiq | SPSR_svc | SPSR_abt | SPSR_irq | SPSR_und |

- ▶ 分组寄存器R8~R12(有影子寄存器)
  - □ R8~R12: 每个寄存器对应2个不同的物理寄存器(FIQ模式和非FIQ模式)
  - □ 每次所访问的物理寄存器与处理器当前的运行模式有关;
    - ▶ 当使用fiq模式时,访问寄存器R8\_fiq~R12\_fiq;
    - ▶ 当使用非fiq模式时,访问寄存器R8~R12。



#### System and User FIQ Supervisor IRQ Undefined r1 r1 r1 r1 r1 r2 r2 r2 r2 r2 г3 r3 г3 r3 r3 r4 г4 r4 r4 **r**5 r5 r5 r5 r6 r6 r6 r7 r7 r7 r7 r8\_fiq r8 г8 г8 r8 r9\_fiq r9 r9 r9 r9 r10 r10 r10\_fiq r11 r11\_fiq r11 r11 r11 r11 r12\_fiq r12 r12 r12 г12 r12 r13 r13\_fiq r13\_svc r13\_abt r13\_und r13\_irq r14 r14\_abt r14\_fiq r14\_svc r14\_irq r14\_und r15 (PC) r15 (PC) r15 (PC) r15 (PC) r15 (PC) r15 (PC)

ARM state general registers and program counter

#### ARM state program status registers

CPSR CPSR CPSR SPSR\_svc

CPSR SPSR\_abt CPSR SPSR\_irq CPSR SPSR\_und



### ▶ 分组寄存器R13~R14(有影子寄存器)

- □ R13、R14: 每个寄存器对应6个不同的物理寄存器
- □ 其中一个是用户模式与系统模式共用, 另外5个对应于其他5种不同的运行模式 ARM state general registers and program counter



| ystem and User | FIQ      | Supervisor | Abort    | IRQ      | Undefined |
|----------------|----------|------------|----------|----------|-----------|
| r0             | r0       | r0         | r0       | r0       | r0        |
| r1             | r1       | r1         | r1       | r1       | r1        |
| r2             | r2       | r2         | r2       | r2       | r2        |
| r3             | r3       | r3         | r3       | r3       | r3        |
| г4             | r4       | r4         | r4       | r4       | r4        |
| r5             | г5       | r5         | r5       | r5       | r5        |
| r6             | r6       | r6         | r6       | r6       | r6        |
| r7             | r7       | r7         | r7       | r7       | r7        |
| r8             | r8_fiq   | r8         | r8       | r8       | r8        |
| r9             | r9_fiq   | r9         | r9       | r9       | r9        |
| r10            | r10_fiq  | r10        | r10      | r10      | r10       |
| r11            | r11_fiq  | r11        | r11      | r11      | r11       |
| r12            | r12_fiq  | r12        | r12      | r12      | r12       |
| r13            | r13_fiq  | r13_svc    | r13_abt  | r13_irq  | r13_und   |
| г14            | r14_fiq  | r14_svc    | r14_abt  | r14_irq  | r14_und   |
| r15 (PC)       | r15 (PC) | r15 (PC)   | r15 (PC) | r15 (PC) | r15 (PC)  |

#### ARM state program status registers

SPSR\_fiq

**CPSR** 

**CPSR** SPSR svc

**CPSR** SPSR abt

**CPSR** SPSR\_irq

**CPSR** SPSR und

- □R13在ARM指令中常用作堆栈指针sp,每一种工作模式(用户与系统模式共用)都有自己的独立的堆栈。
- □由于处理器的每种运行模式均有自己独立的物理寄存器R13。当程序的运行进入异常模式时,可以将需要保护的寄存器放入R13所指向的堆栈,而当程序从异常模式返回时,则从对应的堆栈中恢复。

```
17 ;Pre-defined constants 预定义6种工作模式
                                 ;用户模式
         18 USERMODE
                       EQU
                            0x10
                                 ;快速中断模式
         19 FIQMODE
                      EQU
                            0x11
         20 IRQMODE
                       EQU
                            0x12
                                 ;中断模式
                                 ;监管模式
         21 SVCMODE
                      EQU
                            0x13
                                                 ;读cpsr 值送 r0
                                 ;异常中断模式
         22 ABORTMODE
                      EQU
                            0x17
                                                 : r0低5位清0
                                 ;未定义模式
         23 UNDEFMODE
                       EQU
                            0x1b
                                                 : r0或上未定义模式取值和禁止FIQ和IRQ
         24
                                                 中断的取值后,存r1中
         25 MODEMASK
                                 ;模式掩码
                       EQU
                            0x1f
                                                 ;将r1传送给cpsr寄存器,使处理器处于
                                 ;取消中断
         26 NOINT
                       EOU
                            0xc0
                                                 未定义模式,并禁止中断
                                                 ;为该模式堆栈sp赋值
             mrs r0, cosr
         512 bic r0, r0, #MODEMASK
                                                 以下终止模式、FIQ、IRQ模式同上。
             orr r1, r0, #UNDEFMODE | NOINT
             msr cpsr,r1 ;UndefMode
         515 ldr sp,=UndefStack ; UndefStack=0x33FF 5C00
堆栈
         517 orr r1, r0, #ABORTMODE | NOINT
         518 msr cpsr,r1
                                : AbortMode
         519 ldr sp,=AbortStack ; AbortStack=0x33FF 6000
         520
         521 orr r1, r0, #IRQMODE | NOINT
                         ; IRQMode
         522 msr cpsr,r1
         523 ldr sp,=IRQStack ; IRQStack=0x33FF 7000
         525 orr r1, r0, #FIQMODE | NOINT
         526 msr cpsr,r1
                         ;FIQMode
         527 ldr sp,=FIQStack ; FIQStack=0x33FF 8000
                                                 ; r0低8位清0
             bic r0, r0, #MODEMASK | NOINT
                                                 : r0或上低5位赋值SVC管理模式取值
             orr r1, r0, #SVCMODE
         530
                                                 ;cpsr赋值,使处理器处于SVC模式,并
             msr cpsr, r1
                          ;SVCMode
         531
                                                 开FIQ和IRQ中断
             ldr sp,=SVCStack
                                ; SVCStack=0x33F
                                                 ;为该模式堆栈sp赋值
```



## Link Register连接寄存器R14

- □ R14也称作子程序连接寄存器LR。子程序调用时, R14备份R15(程序计数器 PC), 保存返回地址。其他情况下, R14用作通用寄存器。
- □ 当用BL或BLX指令调用子程序时,将PC的当前值拷贝给R14,执行完子程序后,又将R14的值拷贝回PC,即可完成子程序的调用返回。



- 1.程序A执行过程中调用程序B;
- 2.程序跳转至标号Lable处执行程序B。 同时将下一条指令所在地址存入R14( LR);
- 3. 程序B执行最后,将R14寄存器的内容放入PC,返回程序A。



## Link Register连接寄存器R14



- □ 用作程序计数器 (PC);
- 当处理器执行在ARM状态:
  - ✓ 所有指令 32 bits 宽
  - ✓ 所有指令必须 word 对齐
  - ✓ 所以 pc值由bits [31:2]决定, bits [1:0] 为0 (所以指令不能halfword / byte对齐).
- 当处理器执行在Thumb状态:
  - ✓ 所有指令 16 bits 宽
  - ✓ 所有指令必须 halfword 对齐
  - ✓ 所以 pc值由bits [31:1]决定, bits [0] 位0 (所以指令不能 byte对齐).

### 程序计数器PC(R15)



□ R15虽然也可用作通用寄存器,但一般不这么使用,因为对R15的使用有一些特殊的限制,当违反了这些限制时,程序的执行结果是未知的。

□由于ARM体系结构采用了多级流水线技术,对于ARM指令集而言,PC总是指向当前正在执行的指令的下两条指令的地址,即PC的值为当前指令的地址值加8个字节。



## 程序状态寄存器(CPSR/SPSR)

- □ ARM体系结构包含一个当前程序状态寄存器(CPSR)和五个备份的程序状态寄存器(SPSR)。
- □ 异常发生时,SPSR用于保存CPSR的值,从异常退出时则可由SPSR来恢复 CPSR。
- □由于用户模式和系统模式不属于异常模式,他们没有SPSR。





## 程序状态寄存器的每一位的安排(V4)



程序状态寄存器





#### 条件位:

- N=1-结果为负,0-结果为正或0
- Z=1-结果为0,0-结果不为0
- C=1-进位, 0-借位
- V=1-结果溢出, 0结果没溢出

#### ■ Q位:

- 仅ARM 5TE/J架构支持
- ■指示增强型DSP指令是否溢出

#### ■ J位

- 仅ARM 5TE/J架构支持
- J=1: 处理器处于Jazelle状态

#### ■ 中断禁止位:

- I = 1: 禁止 IRO.
- F = 1: 禁止 FIQ.

#### ■ T位:

- 仅ARM xT架构支持
- T = 0: 处理器处于 ARM 状态
- T = 1: 处理器处于 Thumb 状态

#### ■ Mode位(处理器模式位):

- 0b10000 User
- 0b10001 FIQ
- 0b10010 IRQ
- 0b10011 Supervisor
- 0b10111 Abort
- 0b11011 Undefined

0b11111 System





| 标志位 | 含义                                                                                   |
|-----|--------------------------------------------------------------------------------------|
| N   | 当用两个补码表示的带符号数进行运算时, N=1 表示运算的结果为负数; N=0 表示运算的结果为正数或零;                                |
| Z   | Z=1表示运算的结果为零; Z=0表示运算的结果为非零;                                                         |
| С   | 加法运算结果进位时, C=1, 减法运算借位时, C=0;<br>移位操作的非加/减运算指令, C为移出的最后一位;<br>其他的非加/减运算指令, C的值通常不改变。 |
| V   | 加/减法运算指令,V=1表示符号位溢出。<br>对于其他的非加/减运算指令,C的值通常不改变。                                      |
| Q   | 在ARM v5及以上版本的E系列处理器中,Q标志指示<br>DSP运算指令是否溢出。在其他版本中,Q标志位无定义。                            |



# CPSR(v5及v6增加标志位)



# ARM寄存器总结

# ARM

- R0-R15: 可以直接访问
- R0-R14: 通用寄存器
  - ✓ R0-R7: 未分组寄存器, 所有模式下都是同一个物理寄存器。
  - ✓ R8-R14: 分组寄存器,不同模式下对应不同的物理寄存器
  - ✓ R13: 堆栈指针 (SP)
  - ✓ R14: 链接寄存器 (LR)
- R15: 程序计数器 (PC)
- CPSR: 当前程序状态寄存器
- 5个SPSR(程序状态保存寄存器)



#### 从"用户模式"到"FIQ模式"的转换



提问:快速中断模式的"快速"体现在哪??



# 第二章 ARM体系结构





# 什么是异常?

- **Exceptions** arise whenever the normal flow of a program has to be halted temporarily, for example to service an interrupt from a peripheral.
- 异常: 打断程序正常的执行过程。

"中断"是异常的一种。



## ARM体系结构所支持的异常类型

| 异常类型   | 具体含义                                    |
|--------|-----------------------------------------|
| 复位     | 复位电平有效时,产生复位异常,程序跳转到复位处理程序处执行。          |
| 未定义指令  | 遇到不能处理的指令时,产生未定义指令异常。                   |
| 软件中断   | 执行SWI指令产生,用于用户模式下的程序调用特权操作指令。           |
| 指令预取中止 | 处理器预取指令的地址不存在,或该地址不允许当前指令访问,产生指令预取中止异常。 |
| 数据预取中止 | 处理器数据访问的地址不存在,或该地址不允许访问时,产生数据中止异常。      |
| IRQ    | 外部中断请求有效,且CPSR中的I位为0时,产生IRQ异常。          |
| FIQ    | 快速中断请求引脚有效,且CPSR中的F位为0时,产生FIQ异常。        |

工作模式

管 理

未定义

管 理

中止

中止

IRQ

FIQ





- ARM体系结构中的异常与中断有很大的相似之处,但异常与中断的概念并不完全等同。
- ▶ 在处理异常之前,当前处理器 的状态CPSR必须保留,这样 当异常处理完成之后,当前程 序可以继续执行。
- 处理器允许多个异常同时发生 ,它们将会按固定的优先级进 行处理。

# Priority

- 1. Reset (highest priority)
- 2. Data Abort
- 3. FIQ
- 4. IRQ
- Prefetch Abort
- 6. Undefined instruction
- SWI (lowest priority).



### ARM处理器异常(Exceptions)



- 如何进入异常响应?
   如何退出异常响应?



- □ 当一个异常发生时,ARM微处理器会自动执行以下几步操作:
  - > CPSR保存到相应异常模式下的SPSR;
  - ▶ PC寄存器的值保存到相应异常模式下的LR(R14); LR保存的是什么值?
  - > 将CPSR设置成相应的异常模式;
  - > 设置PC值为相应异常处理程序的入口地址。



#### 异常向量表(Exception Vectors)

■ 发生异常时,程序计数器PC会被 强制设置为对应的异常向量,从 而跳转到异常处理程序。

■ 在异常向量表中的特定位置放置 一条跳转指令, 跳转到异常处理 程序。



**Vector Table** 

Vector table can be at 0xFFFF0000 on ARM720T and on ARM9/10 family devices





| 地址          | 异 常       | 进入模式  |
|-------------|-----------|-------|
| 0x0000 0000 | 复位        | 管理模式  |
| 0x0000 0004 | 未定义指令     | 未定义模式 |
| 0x0000 0008 | 软件中断      | 管理模式  |
| 0x0000 000C | 中止 (预取指令) | 中止模式  |
| 0x0000 0010 | 中止(数据)    | 中止模式  |
| 0x0000 0014 | 保留        | 保留    |
| 0x0000 0018 | IRQ       | IRQ   |
| 0x0000 001C | FIQ       | FIQ   |

#### ■实际编程中断向量表的使用:

#### cpu/arm920t/start.s:

```
00103:
00104: /*
00105: * the actual start code
00106:
00107:
00108: start_code:
00109:
            * set the cpu to SVC32 mode
00110:
00111:
00112:
           mrs r0, cpsr
00113:
           bic r0, r0, #0x1f
00114:
           orr r0, r0, #0xd3
00115:
           msr cpsr, r0
00116:
                coloured LED init
00117:
                red LED on
00118:
```

```
00038:
00039: .globl _start
00040: start: b
                    start code
            ldr pc, _undefined_instruction
00041:
               pc, _software_interrupt
00042:
               pc, _prefetch_abort
00043:
               pc, _data_abort
00044:
            ldr pc, _not_used
00045:
               pc, _irq
00046:
            ldr pc, _fiq
00047:
00048:
```

2023-9-18

- □ 异常处理完毕之后,ARM微处理器会自动执行以下几步操作从异常返回:
  - ▶ 从相应的异常模式的SPSR寄存器中复制回CPSR的值;
  - ▶ 根据异常类型恢复PC值,以执行用户原来程序。
  - > 若在进入异常处理时设置了中断禁止位,要在此清除。

Note: 可以认为应用程序总是从复位异常处理程序开始执行的, 因此复位异常处理程序不需要返回。



Table 2-3 Exception entry and exit

| Exception or entry    | Return instruction   | Previous state |              | Notes                                                                                             |  |  |
|-----------------------|----------------------|----------------|--------------|---------------------------------------------------------------------------------------------------|--|--|
|                       |                      | ARM r14_x      | Thumb r14_x  |                                                                                                   |  |  |
| BL                    | MOV PC, R14          | PC + 4         | PC+2         |                                                                                                   |  |  |
| SWI                   | MOVS PC, R14_svc     | PC + 4         | PC+2         | Where the PC is the address of the B                                                              |  |  |
| Undefined instruction | MOVS PC, R14_und     | PC + 4         | PC + 2       | SWI, undefined instruction Fetch, or<br>instruction that had the Prefetch Abort                   |  |  |
| Prefetch<br>Abort     | SUBS PC, R14_abt, #4 | PC + 4         | PC+4         | -                                                                                                 |  |  |
| FIQ                   | SUBS PC, R14_fiq, #4 | PC + 4         | PC + 4       | Where the PC is the address of the                                                                |  |  |
| IRQ                   | SUBS PC, R14_irq, #4 | PC + 4         | PC + 4       | instruction that was not executed<br>because the FIQ or IRQ took priority.                        |  |  |
| Data Abort            | SUBS PC, R14_abt, #8 | PC + 8         | PC + 8       | Where the PC is the address of the Load<br>or Store instruction that generated the<br>Data Abort. |  |  |
| RESET                 | Not applicable       | 25             | 8 <b>2</b> 3 | The value saved in r14_svc on reset is UNPREDICTABLE.                                             |  |  |



| 取值 | 译码 | 执 行 |     |     |     |
|----|----|-----|-----|-----|-----|
|    | 取值 | 译码  | 执 行 |     |     |
| ·  |    | 取值  | 译码  | 执 行 |     |
|    |    |     | 取值  | 译码  | 执 行 |



# 异常处理过程总结

- 当异常产生时, ARM core:
  - 拷贝 CPSR 到 SPSR <mode>
  - 设置适当的 CPSR 位:
    - 改变处理器状态进入 ARM 态
    - 改变处理器模式进入相应的异常模式
    - 设置中断禁止位禁止相应中断 (如果需要)
  - 保存返回地址到 LR <mode>
  - 设置 PC 为相应的异常向量
- 返回时, 异常处理需要:
  - 从 SPSR <mode>恢复CPSR
  - 从LR <mode>恢复PC
  - Note:这些操作只能在 ARM 态执行.



**Vector Table** 





- 用来改善系统性能、管理资源以及提供额外的功能,为处理特殊的应用提供灵活性。是由硬件实现的。每个ARM系列都有不同程度的功能扩展。
- 有3种硬件扩展位于内核周围:
  - 1、Cache和紧耦合存储器TCM:都是位于内核和主存之间的快速存储器,提高访问速度。
  - 2、存储管理:存储设备多,用硬件实现其管理,保护系统免遭非法访问。
  - 3、协处理器接口:通过协处理器扩展指令集,扩展内核功能。



■ ARM存储空间为多级复合存储器系统因此有必要实施某种策略来组织这些设备,并保护系统,避免一些应用非法访问硬件。可以使用存储器管理硬件来实现这些功能。









# 内核扩展-----存储器管理单元

- ARM内核的存储器管理硬件有3种不同类型,适应不同需要。
  - 1、无硬件保护
  - 2、提供有限保护 (MPU)
  - 3、提供全面保护的存储器管理单元(MMU)

- 其中第三种提供全面保护的存储器管理单元(MMU)是ARM上应用最广泛的存储器管理硬件。 具有如下特点:
  - 1、使用一组转化表,提供存储器控制
  - 2、这些表保存在主存里,提供虚拟地址和物理地址的映射和访问权限。
- 采用MMU可提高系统性能和运行速度。







- 多达16个可定义协处理器,用唯一的ID来标示
- 扩充ARM指令集:浮点运算等
- 通常用作ARM "internal functions" (例如: cp15通常 用作 ARM cache 控制器)
- 通常系统设计的时候最好用内存映射外设
  - 容易实现







✓ 流水线是RISC处理器执行指令时所采用的机制。使用流水线可以在取下一条指令的同时译码和执行其他指令,从而加快了执行速度。



#### 三级流水线

■ 下图显示了采用流水线技术后指令的执行过程: 一条指令有3个时钟周期的执行时间, 但吞吐量是每个周期1条指令。

| I1 取指令 | I1 译码  | I1 执行  |       |       |
|--------|--------|--------|-------|-------|
|        | I2 取指令 | I2 译码  | I2 执行 |       |
|        |        | I3 取指令 | I3 译码 | I3 执行 |



### 优秀的流水线结构

| Cycle     |       |        | 1       | 2       | 3       | 4       | 5       | 6       |
|-----------|-------|--------|---------|---------|---------|---------|---------|---------|
| Operation |       |        |         |         |         |         |         |         |
| ADD       | Fetch | Decode | Execute |         |         |         |         |         |
| SUB       |       | Fetch  | Decode  | Execute |         |         |         |         |
| MOV       |       |        | Fetch   | Decode  | Execute |         |         |         |
| AND       |       |        |         | Fetch   | Decode  | Execute |         |         |
| ORR       |       |        |         |         | Fetch   | Decode  | Execute |         |
| EOR       |       |        |         |         |         | Fetch   | Decode  | Execute |
| СМР       |       |        |         |         |         |         | Fetch   | Decode  |
| RSB       |       |        |         |         |         |         |         | Fetch   |
| KOD       |       |        |         |         |         |         |         |         |



#### ARM7的三级流水线

1取指:从程序存储器中取指令,放入指令流水线。(占用存储器访问操作)

2译码:指令译码。(占用译码逻辑)

3执行:执行指令/读写REG。(占用ALU及寄存器)



ARM7采用的是冯诺依曼结构。



#### 带存储器访问指令的流水线:





#### 五级流水线

■ARM9具有5级流水线结构,指令分5个阶段运行,分别

为:取值、译码、执行、存储器访问、寄存器写操作。



# ARM9TDMI的五级流水线,采用哈佛结构



图: ARM7TDMI与ARM9TDMI流水线比较



# ARM9带存储器访问的流水线结构



随着流水线深度(级数)的增加,每一段的工作量被削减了,这使得处理器可以工作在更高的频率,同时改进了处理器的性能。

- ✓ ARM处理器的体系结构: V1~V8
- ✓ ARM处理器的工作状态: ARM和Thumb
- ✓ ARM处理器的存储器格式: 大端和小端格式
- ✓ ARM处理器的工作模式: 7种工作模式
- ✓ ARM处理器的异常处理: 异常的响应过程和返回过程
- ✓ ARM处理器的流水线: ARM7的3级流水和ARM9的5级流水

THE ARCHITECTURE

FOR THE DIGITAL WORLD™